Cypress推出高性能低功耗PSoC3和PSoC5

集成了高精度,最高20-bit分辨率的集成模拟模块
提供大型拖拽式可编程模拟和数字外设库
拥有业界最宽泛的电压范围,可应用于极低功耗应用
可轻松实现从8-bit到32-bit架构的过渡,并具有管脚和api的兼容性
将psoc的应用市场规模扩大10倍并增至150亿美元
由革命性的psoc creator 集成开发环境提供支持

赛普拉斯半导体公司今日推出两款全新架构产品,使得其psoc®可编程片上系统的性能大大提升,极大地扩展了全球独一无二的可编程模拟和数字嵌入式平台,在8、16和32bit应用中同时实现了无与伦比的上市速度、集成度和灵活性。这一新型可编程模拟和数字嵌入式设计平台由革命性的psoc creator集成开发环境提供支持,它开创性地将基于电路图的设计与全部测试过的、预先打包好的模拟和数字外设库结合起来,通过直观的向导和api即可进行客户化设计,实现特殊的设计要求。psoc creator使得工程师们能按照自己的思考方式进行设计,从而大大缩短了产品上市时间。 (参看相关新闻稿“psoc creator软件为全新psoc3和psoc5架构提供革命性的设计环境”)欲获取更多相关信息,如数据手册、应用笔记、在线培训、开发套件、psoc creator软件免费下载和器件样品,请访问。

psoc 3 和 psoc 5中独特的可编程模拟和数字外设,以及高性能8-bit和32-bit mcu子系统,使其能够在诸如马达控制、智能供电和电源管理、人机界面(如capsense®触摸感应)、lcd节段显示、图形控制,以及音频/语音处理、通讯协议等等应用中大显身手。这些新的性能极大地拓展了psoc的应用市场范围,包括工业、医疗、汽车、通讯和消费电子设备等等。psoc可应用的市场现在可以达到150亿美元,涵盖8、16、32bit应用和精确模拟市场。

全新的psoc 3 和 psoc 5架构包含了高精度可编程模拟资源,可以配置为adc、dac、tia、混合器、pga、运放以及其他模拟器件。除此之外,还包括增强型的基于可编程逻辑的数字资源,可配置为8-, 16-, 24- 和 32-bit计时器、计数器、pwm以及更多高级数字外设,例如循环冗余校验(crc)、伪随机顺序(prs)发生器,以及正交调幅解码器。psoc 3 和 psoc 5所拥有的基于pld的全功能通用逻辑使设计者们拥有了独特的能力,可以对这一数字系统进行客户化设计。这一新架构还支持多种通讯接口,包括全速usb, i2c, spi, uart, can, lin和 i2s。

新型psoc 3 和 psoc 5架构由高性能、工业标准的处理器提供支持。psoc3架构基于一个新的高性能8bit 8051处理器,运算速度最高可达33 mips;而psoc5架构则囊括了一个32bit arm cortex-m3处理器,运算速度最高可达100 dmips。因提供了业界最宽泛的5.5v 到 0.5v的电压范围和低至200na的休眠电流,这两种架构均可满足极低功耗应用的要求。psoc3和psoc5提供了从8-bit到32-bit架构、具有管脚和api兼容性的无缝可编程设计平台,而且拥有可编程通路,允许任何模拟或数字信号分配到任何通用i/o,从而简化了电路板布局。这一功能可以将lcd节段显示和capsense信号引至任何gpio管脚。

赛普拉斯总裁兼ceo t.j. rodgers认为:“这些新系列产品,加上革命性的psoc creator软件,将改变嵌入式设计者解决问题的方式。psoc3和psoc5架构所拥有的高性能mcu的计算能力、独立模拟器件的精度和pld的灵活性,加上强大易用的设计环境,构成了可扩展的平台。这一组合率先为8、16、32bit应用的设计者们提供了灵活性、集成度和真正的“系统级”可编程性。“

德克萨斯州奥斯丁市objective analysis公司的首席分析师tom starnes说:“psoc是个独一无二的架构,它使可编程的概念超越了处理器指令,对外设进行配置并定制数字功能。加上超越其他mcu的片内精确模拟功能,这些高集成度的psoc比任何其他芯片的可编程性都要高。该系列中精确模拟与arm cortex处理器的加入将能满足任何现代应用对性能的要求。“

新型psoc3和psoc5架构的功能

可编程精确模拟子系统
delta-sigma adc精度可达20-bit
12-bit sar adc的采样率高达1 msps
在工业温度和电压范围内,参考电压精确度可达+/- 0.1%
最多4个8 bit精度、8 msps的dac;1~50倍pga;具有25ma驱动能力的通用运放;最多4个响应时间为30ns的比较器
类似dsp的数字滤波,可用于仪器仪表和医学信号处理
psoc creator软件中预先配置好的大型模拟外设库
所有器件均支持capsense®功能

可编程高性能数字子系统
“通用数字模块“阵列(udb),每个均包含未定义逻辑(pld)、结构逻辑(数据通道)以及通往其他udb、i/o和外设的灵活通路
psoc creator软件中预先设置好的大型数字外设库,如8-, 16-, 24- 和 32-bit 计时器、计数器和pwm
通过基于pld的全功能通用逻辑可将数字系统进行客户化
高速连接:全速usb, i2c, spi, uart, can, lin, i2s

高性能cpu子系统
8-bit 8051内核,33mips性能(psoc3)
32-bit, arm cortex-m3内核,100mips性能(psoc5)
24通道直接存储器存取(dma)可以和cpu同时访问sram
采用jtag和串行线调试(swd)可进行片上调试和追踪
完整的生态环境,包括工业标准的编译器及实时操作系统

领先业界的低功耗水平
0.5v 至 5.5v的业界最宽工作电压范围,模拟性能不会降低
工作状态功耗:6 mhz 时,1.2ma (psoc 3) 和 2ma (psoc 5)
睡眠状态功耗:1µa (psoc 3) 和 2µa (psoc 5)
休眠状态功耗:200na (psoc 3) 和 300na (psoc 5)

可编程多功能i/o和时钟
任何模拟或数字外设可分配至任何一个管脚的终极灵活性
任何管脚均可驱动lcd节段显示,最多16列/736行
任何管脚均可用于capsense,替代机械按键和滑条
1.2v 到 5.5v i/o接口电压,最多可有4个电压范围,与运行在不同电压范围的系统轻松接驳
适用于全温度和电压范围、拥有pll、精度可达+/-1%的1 到 66 mhz内部振荡器

样片和开发套件供货情况

psoc3的样片现在已可提供,预计在2010年第一季度投入量产。该架构包括3个产品系列,它们的存储器、数字和模拟性能各不相同。封装可选择100-pin tqfp, 48- 和 68-pin qfn, 以及 48-pin ssop。psoc5样片将于2010年第一季度提供,全面投产时间预计是2010年下半年。psoc5架构包括了4个不同的产品系列。

赛普拉斯为工程师们提供两款设计套件,以进行基于psoc3和psoc5的项目开发。psoc 3 firsttouch™ starter kit (cy8ckit-003)可协助设计者们熟悉新型psoc3架构。它包括一个传感器阵列、i/o、项目和软件,外加串行线调试(swd)、一个加速度计、一个热敏电阻、接近感应、capsense、一个12-pin无线模块接头,以及28个通用i/o管脚。该工具现在即可购买,售价为$49.00美元。

psoc开发套件(cy8ckit-001)支持整个psoc产品线,包括psoc 1, psoc 3 和 psoc 5器件。该套件包括一个psoc开发主板,以及针对不同架构的处理器模块板。它还包括一个miniprog3调试和评估器件,原型电缆工具,一条usb线,一个12v ac电源适配器,以及psoc creator 和 psoc designer™软件。另外还提供项目样例。该套件现在也可购买,价格为$249.00美元。

广告也精彩

发表评论

:?: :razz: :sad: :evil: :!: :smile: :oops: :grin: :eek: :shock: :???: :cool: :lol: :mad: :twisted: :roll: :wink: :idea: :arrow: :neutral: :cry: :mrgreen: