格芯和SiFive将在12LP平台上为AI应用提供下一代高带宽存储器

台湾新竹,2019年11月5日——格芯®(GLOBALFOUNDRIES®)和SiFive, Inc.今天在中国台湾格芯技术大会(GTC)上宣布,他们正基于格芯最近发布的12LP+ FinFET解决方案,合作拓展配备高带宽存储器(HBM2E)技术的下一代高性能DRAM,同时提供2.5D封装设计服务,赋能人工智能(AI)应用的快速上市。

为了满足数据密集型AI训练应用的容量和带宽,系统设计师需要将更多带宽压缩到较小的区域中,并同时保持合理的功耗。SiFive基于格芯12LP平台和12LP+解决方案的可定制高带宽存储器接口将实现高带宽存储轻松集成到单个片上系统(SoC)解决方案中,在计算和有线基础设施市场中,为AI应用提供快速、节能的数据处理。

作为合作的一部分,设计人员还可以使用SiFive的RISC-V IP组合和DesignShare IP生态系统。该系统利用格芯的12LP+设计技术协同优化(DTCO),帮助他们显著提高芯片的专业化,提高设计效率并快速、高效地交付差异化的SoC解决方案。

SiFive IP业务部门副总裁兼总经理Mohit Gupta表示:“SiFive的参考IP平台通过采用HBM2E技术进行扩展并建立在性能出色的格芯12LP+解决方案上,可为下一代SoC和加速器提供更高水平的性能和集成。部署高度优化的芯片需要高度可定制的功能,才能在低功耗和较小面积的需求之间实现平衡,并在低延迟的性能下,实现AI所需的更高的TOPS/毫瓦比,满足应用的需求。”

格芯的计算和有线基础架构战略业务部(CWI SBU)首席技术官Ted Letavic表示“格芯长期致力于提供差异化的FinFET特定应用解决方案和IP,帮助客户为AI应用开发性能增强型产品。结合格芯先进的FinFET平台和SiFive独特的设计方法,我们将开发独特的高性能边缘计算解决方案,使设计人员能够充分利用数据爆炸的优势。”

格芯的12LP+是针对AI训练和推理应用的创新型解决方案,可为设计人员提供高速、低功耗的0.5Vmin SRAM比特单元,用于在处理器与内存之间快速、节能地传输数据。此外,用于2.5D封装的新中介层有助于集成高带宽存储器与处理器,从而实现快速、节能的数据处理。

格芯在纽约马耳他的Fab 8正在开发SiFive基于格芯12LP和12LP+的HBM2E接口与定制IP解决方案。客户可以在2020年上半年开始优化芯片设计,以针对高性能计算和边缘AI应用开发差异化的解决方案。

关于SiFive:

SiFive基于免费、开源的RISC-V指令集架构,提供上市就绪的处理器内核IP和芯片解决方案。SiFive的领导团队由经验丰富的芯片产业高管和RISC-V发明者组成,通过定制、开源架构处理器内核帮助SoC设计人员缩短产品上市时间并节省成本,并通过为所有垂直市场中的系统设计人员提供优化芯片,帮助打造基于定制RISC-V的半导体产业。SiFive在全球设有15个办事处,获得了Sutter Hill Ventures、Qualcomm Ventures、Spark Capital、Osage University Partners、Chengwei、Huami、SK Hynix、Intel Capital和Western Digital的支持。如需了解更多信息,请访问www.sifive.com

关于格芯: 格芯是全球领先的特殊工艺半导体代工厂,提供差异化、功能丰富的解决方案,赋能我们的客户为高增长的市场领域开发创新产品。格芯拥有广泛的工艺平台及特性,并提供独特的融合设计、开发和生产为一体的服务。格芯拥有遍布美洲、亚洲和欧洲的规模生产足迹,以其灵活性与应变力满足全球客户的动态需求。格芯为阿布扎比穆巴达拉投资公司(Mubadala Investment Company)所有。欲了解更多信息,请访问 https://www.globalfoundries.com/cn。

  • 格芯和SiFive将在12LP平台上为AI应用提供下一代高带宽存储器已关闭评论
    A+
发布日期:2019年11月05日  所属分类:新品推荐