自20世纪60年代以来,半导体行业一直在追捧摩尔定律,即每两年(或18个月),芯片的晶体管数量翻一番。晶体管尺寸有降低,速度有所增加,更多的电路可以放在一个较小的芯片上。
展望未来,有两个主要问题:
第一,晶体管的特征尺寸达到了材料中的原子大小,这是最终的限制。目前,10nm芯片正在制造,一些制造商正在研究更小的7nm~5 nm制程。生产这样的芯片是比较困难和昂贵的,这意味着只有最大和设备齐全的半导体厂商才可以基于更小的几何尺寸开发芯片。
第二,半导体产业如何发展壮大?硅产品将继续存在,新的机遇,如汽车电子和物联网设备市场。手机行业仍然需要标准芯片以及速度更快的芯片。因此,越来越多的新材料、新工艺将被采纳。
最近,gan已经被用于创建标准的正常关闭增强型mosfet。 这些设备可以使用高达几百伏特的电压,导通电阻非常低。这些gan-on-si器件瞄准的是开关模式电源应用。
氮化镓晶体管在军事系统中的应用已经有一段时间了,大概10年左右。在美国国防部(dod)的倡议下,gan已迅速发展成为最新的明星微波功率放大器用工艺。最初为开发爆炸装置(ied),用于伊拉克战争,gan已经出现在所有新的微波和毫米波电子产品中了,包括雷达,卫星,通信和电子战(ew)系统。
使gan如此令人印象深刻的是其高功率密度,而gaas具有约1.5w / mm的基本功率密度,gan具有的功率密度在5〜12w / mm。它还具有高电子迁移率,这意味着它可以很好的将信号放大到较高的ghz范围内。典型的gan晶体管ft为200 ghz。此外,它可以做到相对较高的击穿电压水平,达到了80v左右。
gan器件通常制造在两个不同的衬底上,硅上的gan或碳化硅(sic)上的gan。这两种类型,普遍的共识是功率较低器件使用较便宜的si衬底。高功率设备具有更好的热性能应使用sic衬底晶圆。
gan的缺点是成本很高。现在的成本随着更多的供应商进入市场和使用量下降。这些材料是昂贵的,且制造的过程和设备的成本高昂。随着数量的进一步增加,生产成本会下降,但仍然会保持在高于cmos工艺成本的水平。
gan技术的主要应用焦点是微波和毫米波功率放大器。单个放大器可以达到几十瓦的功率水平。在其他并行/推拉/doherty配置下,功率达到数百,甚至数千瓦特都是可能的,大多数应用是军事相关的相控阵雷达模块,卫星功率放大器,干扰器和其他电子战(ew)设备。
过去,行波管(twt)实现了高功率,今天仍然是一些应用的选择。硅ldmos fet出现后,提供了数百、上千瓦的功率水平。但是,这些器件不能在6 ghz以上的频率使用。这个高功率的微波和毫米波段需求带动了过去新型gan晶体管的发展,只用了几年时间就可以在30 ghz或更高的频率上轻松提供数十到数百,甚至数千瓦的功率。
据预测,gan放大器将开始取代一些twt卫星和雷达放大器。对于功率转换,gan也有相当大的优势。gan晶体管开关是高电压操作,因此是大功率dc-dc转换器和其他开关模式电路的理想选择。在一些应用中,gan开关晶体管可以代替igbt。gan器件可以实现更小尺寸,更有效和耐热的电路,这正是军事应用所必需得。
gan也适用于除功率以外的应用放大或转换。可以使用gan做不同类型的晶体管,如mesfet,hbt和phemt。这些可用于制造mmic放大器。随着这些新设备的改进,它们将会逐步取代硅,因为它们能够在40 ghz的频率上稳定工作。
gan制造工艺在不断进步,以降低成本,目前,gaas继续占主导地位,主要用于具有小信号mmic,lna以及低电平的手机和移动无线电的功率放大器。但是,随着gan成本的降低,以及gan对小信号应用领域的渗透,砷化镓很可能会失去不少市场,其他用硅(ldmos),sige,sic将继续找到其独特的利基适合应用。
gaas或gan衬底可用于制造任何类型的晶体管,包括最受欢迎的双极结晶体管(bjt)和增强型mosfet。其他晶体管类型也已经出现,如异质结双极性晶体管(hbt),mesfet,hemt等。这些都利用基板材料的特点,产生了最佳的放大和功率处理能力。
hbt使用标准bjt配置,但使用不同基极和发射极材料。一个流行的组合是gaas发射极和algaas基极。结果是在微波频率达到250 ghz时,会产生非常高的增益。图4显示出了ingap hbt的复杂结构。这种组合可用于微波功率放大器。
mesfet或金属外延半导体fet基本上是这样的:具有用于形成肖特基结的金属栅极的jfet
与主导通道。它提供耗尽模式,设备正常打开并被a关闭,施加负栅极电压。mesfet通常由gaas制成,在微波频率下具有高增益。
mesfet的一个变种是高电子迁移率晶体管(hemt),也称为结构fet(hfet)或调制掺杂fet(modfet)。它通常是用具有额外层的gaas或gan和肖特基结构成。耗尽模式是最常见的配置。改进的性能版本是使用phemt额外的铟层进一步加速电子运动。这些
器件工作在30 ghz或更高的频率。
未来的技术走向
finfet和soi结构都具有更好的栅极控制和更低的阈值电压,更少的漏电。但是,当我们转向低于10nm节点的低技术节点时,再次出现漏电问题,这会导致许多其他问题,如阈值平坦化,功率密度增加和散热。
finfet结构在热耗散方面效率较低,因为热量很容易积聚在翅片上。这些问题可能导致一类新的设计规则 - thermal design,不像其他设计规则,如“可制造性设计”。随着这些器件即将到来,einfochips正在与academia合作,提供潜在的解决方案,包括修改器件结构,用新材料替换现有的硅材料。其中,碳纳米管(cnt)fet,具有复合半导体的栅极全能纳米线fet或finfet可能在未来的技术节点中被证明是有前景的解决方案。
此外,近些年,三星电子、台积电在半导体工艺上一路狂奔,互不相让,一直是行业关注的焦点。前些天,在美国举行的三星工艺论坛sff 2018 usa之上,三星更是宣布将连续进军5nm、4nm、3nm工艺,直逼物理极限!
根据三星的规划,其4nm工艺仍会使用现有的finfet制造技术,但到了3nm工艺节点,三星便开始抛弃 finfet 技术,转而采用gaa(gate-all-around)纳米技术。
gate-all-around就是环绕栅极,相比于现在的finfet tri-gate三栅极设计,将重新设计晶体管底层结构,克服当前技术的物理、性能极限,增强栅极控制,性能大大提升。
三星的gaa技术叫做mbcfet(多桥通道场效应管),正在使用纳米层设备开发之中。
gan等新工艺
未来,硅将继续主宰半导体制造,然而,越来越多的设计师正在转向替代半导体,材料和制造工艺价格变得越来越实惠。这些材料主要包括化合物半导体碳化硅(sic),铟镓磷化物(ingap),磷化铟(inp)和氮化镓(gan)。其中,gan已经开始带来重大收益,特别是在那些速度快,频率高,效率高,耐热性强,高功耗的应用领域。
除了硅器件之外,采用新材料和制造工艺的电路已经实现突破,如用gan制成的器件。这些材料已经创造出了一些有趣的新晶体管类型。
由于soi技术非常接近平面体硅技术,对fab无需太多投资。因此,现有的bulk技术库可以轻松地转换为soi库。soi对finfet的另一个优点是具有良好的背栅极偏置选项。通过在box下面创建后门区域,可以控制v t。这使其适用于低功率应用。
soi技术的主要限制是:晶片的成本高于体硅晶片,因为它非常难以控制整个晶圆上的锡硅膜。soi推广的另一个绊脚石是有限数量的soi晶圆供应商。英特尔公司称,soi晶圆占总工艺成本的10%左右。
与soi相比,finfet具有更高的驱动电流。此外,在finfet中,应变技术可用于增加载流子迁移率。
finfet的缺点之一是其复杂的制造工艺。英特尔公司称,finfet制造的成本比体硅增长2-3%。
英特尔于2012年在ivy-bridge处理器的22nm节点推出了trigate fet。提供finfet技术的其他代工厂是台积电、global foundries和三星。2014年,台积电发布了其首款功能齐全的、基于arm的16nm finfet技术的网络处理器。
意法半导体于2012年在28nm技术上发布了其首款用于移动处理器的fd-soi芯片。提供fd-soi技术的厂商是ibm、global foundries和三星。另外,amd的部分处理器,powerpc微处理器和索尼的playstation也采用了soi技术。
soi器件的优点:由于氧化物层隔离,漏/源寄生电容减小。因此,与体cmos相比,器件的延迟和动态功耗更低。由于氧化物层,与体cmos相比,阈值电压较不依赖于背栅极偏置。这使得soi器件更适合于低功率应用。soi器件的次阈值特性更好,漏电流较小。soi器件没有闩锁问题。soi器件的缺点:pd-soi器件的缺点之一是它们具有历史效应。在pd-soi中,随着身体变厚,浮体是明显的。因此,体电压取决于器件的先前状态。这种浮体电压可以改变器件的阈值电压。这可能导致两个相同晶体管之间的显着失配。soi器件的另一个问题是自热。在soi器件中,有源薄体在氧化硅上,这是绝热材料。在操作期间,有源区域消耗的功率不能轻易消散。结果,薄体的温度升高,这降低了器件的迁移率和电流。fd-soi的挑战之一是制造薄体soi晶片困难。
在bulk-mos(平面结构mos)中,通道是水平的。在finfet通道中,它是垂直的。所以对于finfet,通道的高度(fin)决定了器件的宽度。通道的完美宽度由等式4给出。
通道宽度= 2 x翅片高度+翅片宽度(公式-4)
finfet技术提供了超过体cmos的许多优点,例如给定晶体管占空比的更高的驱动电流,更高的速度,更低的泄漏,更低的功耗,无随机的掺杂剂波动,因此晶体管的移动性和尺寸更好,超过28nm。
在常规mos中,掺杂被插入通道中,减少各种sce并确保高v th。在finfet中,栅极结构被缠绕在通道周围并且主体是薄的,从而提供更好的sce,因此通道掺杂是可选的。这意味着finfet受掺杂剂诱导的变化的影响较小。低通道掺杂还确保通道内载体的更好的移动性。因此,性能更高。在这里注意到的一点是,finfet和soi技术都将body thickness作为新的缩放参数。
绝缘体上硅(soi)
传统mos结构和soi mos结构的主要区别在于:soi器件具有掩埋氧化层,其将基体与衬底隔离。如图3所示,soi晶体管是一个平面结构。
soi mos的制造工艺与起始硅晶片之外的体mos(传统mos)工艺相似。soi晶片有三层:1. 硅的薄表面层(形成晶体管);2.绝缘材料的下层;3.支撑或“处理”硅晶片。
掩埋氧化层的基本思想是减少寄生结电容。寄生电容越小,晶体管工作越快。由于box层,不存在远离栅极的泄漏路径,这会导致更低的功耗。
通常,soi器件被分类为部分耗尽(pd)soi和全耗尽(fd)soi。与pd-soi相比,fd-soi具有非常薄的体结构,因此在运行期间完全耗尽。fd-soi也称为超薄体soi。对于pd-soi,本体为50nm~90nm厚。而对于fd-soi来说,本体厚约5nm~20nm。
应变硅技术
纳米尺度晶体管的关键缩放问题之一是由较大的垂直电场引起的迁移率劣化。有许多方法来增强晶体管的性能和移动性。一种方法是在通道中使用薄锗膜,因为锗具有较高的载流子迁移率。另一种方法是通过在通道中引入机械应变来使用应变硅。
应变硅技术涉及使用各种手段物理地拉伸或压缩硅晶体,这进而增加载流子(电子/空穴)迁移率并增强晶体管的性能。例如,当通道被压缩应力时,可以增加pmos的空穴迁移率。
为了在硅沟道中产生压缩应变,通过外延生长将源极和漏极区域填充si-ge膜。si-ge通常包含20%的锗和80%的硅混合物。
si和ge原子的数量等于原始的si原子。锗原子大于硅原子。所以当一个力量被创建时,它会推动通道并提高空穴流动性。提高半导体的迁移率提高了驱动电流和晶体管速度。
mos晶体管的应变硅技术在2003年首次用于90nm工艺技术。在该技术节点中,用于pmos晶体管的si-ge源极漏极结构在通道中引起压缩应变,将电流提高25%。虽然通过在晶体管周围添加高应力si 3 n 4覆盖层来引入nmos应变,但是将电流提高了10%。
金属栅极应对多元消耗
在多晶硅和栅极氧化物的界面处形成耗尽区,随着器件继续缩小,该多晶硅耗尽变大,并且相当于氧化物厚度的较大部分将限制栅极氧化物电容。多元消耗的负面影响是由于反型层电荷密度的降低和器件性能的降低。因此,除了栅极氧化物厚度外,还需要将多晶硅的耗尽层厚度最小化。
消除多余效应的一个解决方案是使用金属栅极而不是多晶硅栅极。金属栅极不仅消除了多元消耗效应,还能使用高k电介质。
英特尔首先将高k电介质和金属栅极技术引入了45nm节点。不同的金属用于nmos和pmos,因为nmos和pmos需要不同的功能。
创新结构
对于传统的mos结构,随着沟道长度的缩小,栅极不能完全控制通道,这是不希望看到的。其影响之一是从漏极到源极引起更多的亚阈值泄漏,这从功耗角度来看不是很好。
在常规mos中,栅极不能控制远离其的泄漏路径。可以使用允许将晶体管缩放超过常规mos缩放极限的各种mos结构来改进。
下面,我们将讨论两种新的mos结构,即finfet和soi。采用这两种结构的主要目标是最大限度地提高栅极至沟道的电容,并最大限度地减小漏极间沟道电容。
finfet
前台积电首席技术官和伯克利公司的前任教授胡正明及其团队于1999年提出了finfet的概念,并在2000年提出了utb-soi(fd soi)。这两种结构的主要结构都是薄体,因此栅极电容更接近整个通道,本体很薄,大约在10nm以下。所以没有离栅极很远的泄漏路径。栅极可有效控制泄漏。
现代finfet是三维结构,如图2所示,也称为三栅晶体管。finfet可以在体硅或soi晶片上实现。该finfet结构由衬底上的硅体薄(垂直)翅片组成。该通道围绕通道提供了良好的通道三面控制。这种结构称为finfet,因为它的si体类似于鱼的后鳍。
真空管的发明是电子工业发展的重要动力。但是,在第二次世界大战之后,由于需要大量的分立元件,设备的复杂性和功耗显着增加,而设备的性能却不断下降,其中一个例子是波音b-29,由300~1000个真空管组成。每个附加组件会降低系统可靠性并增加故障排除时间。
1947年出现了一个重大突破,它来自于贝尔实验室的john baden,william shockley和watter brattain,他们发明了锗晶体管。1950年,shockley开发了第一个双极结晶体管(bjt)。与真空管相比,晶体管更可靠,功效高,尺寸更小。
1958年,德州仪器的杰克·基尔比(jack kilby)搭建了第一个集成电路,由两个双极晶体管组成,该晶体管连接在单片硅片上,从而启动了“硅时代”。
早期ic使用双极晶体管。由于有更多的静态功耗,bjt的这一缺点是个老大难问题。这意味着即使在电路没有打开的情况下也会产生电流。这限制了可以集成到单个硅芯片中的晶体管的数量。
1963年,飞兆半导体的frank wanlass和ctsah公布了第一个逻辑门,其中n沟道和p沟道晶体管用于互补对称电路配置。这就是今天所谓的cmos。它的静态功耗几乎为零。
在接下来的几年中,cmos制程的改进使得电路速度不断提高,芯片的封装密度和性价比进一步改进。
mos结构
根据通道类型,mos主要分为两种结构:n沟道和p沟道mos。在这里,我们将仅概述nmos晶体管。
mos晶体管是具有漏极、源极、栅极和衬底的4端子器件。图1显示了nmos的3维结构。nmos晶体管形成在p型硅衬底(也称为本体)上。在器件的顶部中心部分,形成一个低电阻率的电极,它通过一个绝缘体与本体分开。通常,使用n型或p型重掺杂的多晶硅作为栅极材料。这里,使用二氧化硅(sio 2或简单的氧化物)作为绝缘体。通过将供体杂质植入基板的两侧,形成源极和漏极。在图1中,这些区域由n +表示,表示供体杂质的重掺杂。这种重掺杂导致这些区域的低电阻率。
如果两个n +区被偏置在不同的电位,则处于较低电位的n +区将作为源,而另一个将作为漏极。因此,漏极和源极端子可以根据施加到它们的电位进行互换。源极和漏极之间的区域称为具有宽度-w和长度-l的沟道,其在决定mos晶体管的特性中起重要作用。
sio 2电介质的厚度应与其通道长度成正比。65nm节点需要约2.3nm的有效氧化物厚度(eot)(实际1.6nm)。但是,如果氧化物厚度进一步降低到这一点以下,则载流子现象的直接隧穿将占主导地位,栅极泄漏增加到不可接受的极限。因此,氧化物的厚度限制约为1.6nm,这是通过栅极至沟道隧道泄漏(也称为量子力学隧道)设置的。
如果我们看等式1,唯一选择是选择具有高介电常数(k)的介电材料,以增加氧化物电容。由于可以使用更厚的电介质层,所以得到高的栅氧化物电容。较厚的层导致更少的载流子隧道。sio 2的介电常数为3.9。
栅极氧化物在2007年实现了突破,铪(hfo 2)基于高k电介质材料,首先由英特尔在其45nm大容量制造工艺中引入。铪材料的介电常数约为25,比sio 2高6倍。
eot由等式3给出。等式3意味着6nm厚的hfo 2提供约1nm的eot。
eot =(3.9 xt ox)/ k(式-3)
这里:eot为有效氧化物厚度,tox为氧化层厚度,k为材料的介电常数。
应变硅技术
纳米尺度晶体管的关键缩放问题之一是由较大的垂直电场引起的迁移率劣化。有许多方法来增强晶体管的性能和移动性。一种方法是在通道中使用薄锗膜,因为锗具有较高的载流子迁移率。另一种方法是通过在通道中引入机械应变来使用应变硅。
应变硅技术涉及使用各种手段物理地拉伸或压缩硅晶体,这进而增加载流子(电子/空穴)迁移率并增强晶体管的性能。例如,当通道被压缩应力时,可以增加pmos的空穴迁移率。
为了在硅沟道中产生压缩应变,通过外延生长将源极和漏极区域填充si-ge膜。si-ge通常包含20%的锗和80%的硅混合物。
si和ge原子的数量等于原始的si原子。锗原子大于硅原子。所以当一个力量被创建时,它会推动通道并提高空穴流动性。提高半导体的迁移率提高了驱动电流和晶体管速度。
mos晶体管的应变硅技术在2003年首次用于90nm工艺技术。在该技术节点中,用于pmos晶体管的si-ge源极漏极结构在通道中引起压缩应变,将电流提高25%。虽然通过在晶体管周围添加高应力si 3 n 4覆盖层来引入nmos应变,但是将电流提高了10%。
文章出自:飞翔的小果粒