摘要
相控阵雷达系统利用多个发射和接收通道来实现正常运行。以前,这些平台在构造时都使用独立的发射和接收集成电路(IC)。这些系统在发射(Tx)电路的数模转换器(DAC)和接收(Rx)电路的模数转换器(ADC)中分别使用单独的芯片。这种区分使得许多系统尺寸庞大、成本高昂且功耗高,如此才能获得所需的通道数量,进而发挥所需的功能。由于制造和校准过程复杂,这些系统通常也需要很长时间才能上市。但是,最近出现一种利用集成收发器的方法,它将许多曾经被认为完全不同的功能融合到单个IC之中。这些IC助力实现了小尺寸、低功耗和低成本、具有高通道数量的相控阵雷达系统,且上市时间更短。
集成式收发器简介
集成式收发器(例如图1所示的收发器)将多种功能集成到单个IC上。例如,新型收发器将DAC、ADC、本振(LO)频率合成器、微处理器、混频器,以及更多功能集成到12 mm × 12 mm单芯片产品中。此外,该产品还集成了两个接收通道和两个发射通道,以及多个数字信号处理(DSP)组件,以获得系统所需的瞬时带宽。还提供一个应用程序接口(API),用于操作客户平台上的收发器。可以利用片内前端网络实现增益和衰减控制。内置的初始化和跟踪校准例程用于提供许多通信和军事应用所需的性能。
图1.ADRV9009是将多种功能集成到单个IC中的集成式收发器示例。
这些集成式收发器能够通过注入一个称为REF_CLK的参考时钟信号来创建发射器和接收器所需的所有时钟信号。然后,由片内锁相环(PLL)合成DAC/ADC采样、LO生成和微处理器时钟所需的所有时钟。如果内部LO相位噪声不足以满足客户的应用需求,用户可以选择注入自己的低相位噪声外部LO。
来自部件的数据经由标准化的JESD204b多千兆串行数据接口进行卸载。这个接口支持同时接收和传输大量数据。新集成式收发器解决方案可以帮助提供接口IP,帮助客户加快上市时间。如果需要确定性延迟和数据同步,用户可以利用内置的多芯片同步(MCS)特性,并发出SYS_REF信号作为初始通道对齐序列(ILAS)的主时序基准。1
此外,可以利用内置的RFPLL相位同步特性,将发射或接收通道的LO相位设置为相对于主参考相位具备确定性。通过利用MCS和RFPLL相位同步特性,可以在初始化部件、频率调谐,或者开关软件上的无线电时复制相位对齐。图2显示了一个新型集成式收发器示例,该收发器提供决定性相位,且支持所有这些特性。