Cadence高层近期密集拜访台积电、联电

低功耗ic设计标准cpf(commonplatformformat)1.0版本将于2007年1月底成为产业组织siliconintegrationinitiative(si2)参考标准规格之一,再度为前进成为ieee标准跨出一步。cadence执行长mikefister近日与台湾晶圆厂台积电、联电进行密集业务性拜访,新任策略长徐季平也同行。徐季平表示,目前cpf是相对完整规格,对于竞争对手力拱的另一规格upf(unifiedpowerformat),他则形容:还落后1年半。

随着制程演进及芯片系统设计愈趋复杂,耗电及功率问题成为ic设计业者及晶圆厂同样关切的话题,电子设计自动化(eda)业者扮演2者之间桥梁,责无旁贷成为提出解决方案号召者。cadence在2005年中发起cpf标准并开始投入研发资源,到2006年第三季为止,共计20家半导体业者包括amd、安谋、nxp、freescale、appliedmaterial、富士通、台积电、nec及ati等大厂加入cpf发起组织。

徐季平表示,低功耗议题过去在产业界就像是黑洞,但现在多数业者已体认到问题的严重及必要性,因为不解决功率问题,ic不是效能问题,而是根本无法运转。cpf目前采取开放架构,愈来愈多成员参与,1.0版本目前已可顺利上线运作,甚至部份客户使用1.0版本找出设计漏洞,足以证明其效能相当不错。

他认为,2007年是cpf的关键年,过去1年半cpf规格处于共同开发阶段,但2007年1月底起cpf将正式提供给si2成为业界参考标准,也就是说,cpf将正式从孕育的摇篮中走出来,未来版如何持续向前走将取决于业界共识。

事实上,不仅cadenec关注低功耗设计议题,另一业界标准则来自于upf,支持者包括德州仪器、诺基亚、新思、明导和magma。而产界组织si2会长兼执行长steveshulz也曾公开呼吁,期望未来低功耗标准能够结合cpf和upf优点。不过,各阵营之间彼此如何打破心态上成见,寻求最终标准方案,仍是未定数。

徐季平表示,他认为cpf相较之下已进展至1.0版本,对设计业者来说,cpf1.0就像是消费产品中的ipod,已成为必要之需(musthave),相较之下,upf未来要走的路还相当远,进展似乎还落后于cpf1年半,他对cpf优于upf的看法相当明确。cadence此行除了策略长徐季平来台,执行长mikefister也短暂停留,拜访台湾主要客户台积电、联电及设计公司,强化业务伙伴关系。

  • Cadence高层近期密集拜访台积电、联电已关闭评论
    A+
发布日期:2019年07月04日  所属分类:新闻动态