赛灵思推出TD-SCDMA数字前端参考设计解决方案

无线基础设施市场fpga供应商赛灵思公司(xilinx)日前宣布与射频算法开发商multiple access communications(mac) ltd公司合作推出基于xilinx system generator for dsp工具的td-scdma数字前端(dfe)参考设计解决方案。新推出的参考设计解决方案可大大缩短td-scdma dfe射频应用中复杂数字算法的开发时间。td-scdma dfe参考设计解决方案包括参考设计实例、全速工作演示以及全面的ip库(包括针对数字上变频器(duc)和数字下变频器(ddc)功能而优化的system generator ip模块)。利用这一参考设计解决方案,用户可构建适用于多种基站配置的3gpp兼容dfe设计。

td-scdma dfe参考设计解决方案一方面为开发人员减少了设计风险,同时也为数字射频应用提供了从概念到生产快速面市的途径。ip库中隐含的信号处理功能,可保证满足3gpp的标准,对ip库用户来说,这些功能的复杂性被隐藏起来,因此方便他们迅速上手。考虑到每小区单载波单天线到6载波8天线的多种天线和载波配置的复杂性,使用这一方法可使开发人员节约数月/人的算法开发时间和数年/人的硬件开发时间。

关于赛灵思td-scdma dfe参考设计解决方案

td-scdma dfe参考设计解决方案基于可提供高成本效益dsp处理能力的赛灵思高性能virtex-4平台fpga,该方案提供了比竞争解决方案更低的单信道成本(cost-per-channel)。此外,virtex平台fpga支持现场升级能力,从而使基站能够更容易适应不断演化的技术和标准。

td-scdma dfe参考设计支持每天线多达6个载波,并提供灵活的中频输入或输出。数字上变频器(duc)的性能亮点包括:evm为1.6% rms,相邻信道泄漏比(aclr)>80db,占用带宽>99.9%。数字下变频器(ddc)模块提供相邻信道选择性(acs)>75db,隔离(blocking)>80db以及信号路径延迟低至仅14.9微秒。

价格和供货情况

得到许可的客户现在即可免费获得赛灵思td-scdma dfe参考设计。赛灵思ml402开发板和xtremedsp virtex-4(do-di-dsp-dk4)开发套件可以分开购买。

  • 赛灵思推出TD-SCDMA数字前端参考设计解决方案已关闭评论
    A+
发布日期:2019年07月04日  所属分类:新闻动态