性能的增加提升了附加功能和设计空间 为数字消费和商业应用提供工业标准处理器架构与内核的领先供应商mips科技(美普思科技,纳斯达克交易代码:mips)与viragelogiccorp.(纳斯达克交易代码:virl)宣布联合推出一个新系列的第一个内核优化ip套件(core-optimizedipkit)。该套件由专门优化mips处理器性能的viragelogicarea、speedandpower(asap)memory?和asaplogic?ip组成。预期该战略联盟将有助于mips-based?的系统芯片(soc)设计者实现显著的提升,同时享用更多的设计灵活性。 第一个内核优化ip套件的目标是采用tsmc130nmg工艺生产的mips32?24k?和24ke?系列处理器内核。当采用内核优化ip套件时,24k和24ke处理器内核系列的时钟频率将超过440mhz。该套件包括viragelogic的asap存储器高速(hs)系列和asap逻辑hs单元库。 mips科技市场副总裁russbell表示:“通过与viragelogic的合作提供其内核优化ip套件,我们可为客户提供更多的性能、灵活性和更快的部署时间。这是我们长期以来与viragelogic的合作关系的自然扩展,进一步加强了我们被客户所认可的竞争优势。” viragelogic市场及业务拓展副总裁jimensell表示:“mips科技已经在高性能处理器内核方面建立了领导地位,持续致力于推进性能和改进客户体验质量,这两个目标和我们的目标一致。我们共同努力开发viragelogic的业界领先的、高速的存储器和针对mips3224k和24ke内核系列的逻辑ip,加深了我们两个公司的合作,并为高性能系统设计者带来益处。” 随着这个新的多年多处理器内核协议,两家公司还联合推出了一个简化的授权模式,使soc设计人员能够利用mips科技的单一授权,获得mips科技的32位处理器内核及viragelogic的ip授权。 关于mips3224k和24ke内核 mips3224k内核系列 mips3224k硬核系列包括24kc?、24kcpro、24kf?和24kfpro,均采用130nm工艺,最差情况下可提供400到625mhz的性能,是嵌入式市场上可用的32位可合成内核的最高频率,同时可最大限度地缩短设计时间和减少产品成本。量身定制的soc设计理念、开放的内核协议(ocp)互连架构、标准程序库和来自业界领先公司的片上存储器可加速上市时间,为适用于诸如数字和交互tv、机顶盒和dvd播放器的处理器内核的嵌入式用户应用提供重要优势。 mips3224ke内核系列 2005年5月推出的mips324ke系列内核是首款集成了mips?dsp应用特定扩展(ase)的产品。24ke内核系列利用高性能24k?的微架构,有效地增加了dsp的功能,同时显著降低了整个soc的芯片面积、成本和功耗。 关于viragelogic的内核优化ip套件 viragelogic的内核优化ip套件是专门用来充分发挥目标处理器性能的。当采用内核优化ip套件时,24k和24ke处理器内核系列的时钟频率将超过440mhz。该套件包括viragelogic的asap存储器高速(hs)系列和asap逻辑hs单元库。











