外置加密芯片保护FPGA内的IP内核 Design Gateway发布新产品

design gateway上市了新产品“ip rock”,该产品通过外置加密芯片和fpga中内置的ip内核来保护用户及第三方的逻辑和ip内核。加密方式为aes(advanced encryption standard)。

该产品工作原理如下:将具有加密密钥的ip内核与用户逻辑一起内置在fpga中。该ip内核可生成128位的数据,向外置的加密芯片发送。该芯片进行加密处理并向fpga返回认证数据。然后解密数据,与原数据比较。只有比较结果一致时,才向用户逻辑输出授权信号。这样,用户逻辑就可以工作了。

处理流程(design gateway数据)

在没有加密芯片等情况下,如果比较处理中数据不一致的话,用户逻辑就不工作。发送给加密芯片的数据以大约200ms的间隔进行变更,提高了安全性。

加密芯片采用8引脚封装,3个引脚与fpga连接。加密密钥通过专用写入器由用户写入。也可提供已写入密钥的加密芯片。嵌入fpga的ip内核方面,美国阿尔特拉的fpga使用的是大约1200le和2万4500bit的内存。美国赛灵思的fpga使用约400 slice和1个ram块。(记者:小岛 郁太郞)

  • 外置加密芯片保护FPGA内的IP内核 Design Gateway发布新产品已关闭评论
    A+
发布日期:2019年07月04日  所属分类:新闻动态