*在数字电路中,是否是高频电路取决于信号的上升沿和下降沿,而不是信号的频率。
公式:f2 =1/(tr×π),tr为信号的上升/下降延时间。
*f2 > 100mhz,就应该按照高频电路进行考虑,下列情况必须按高频规则进行设计
–系统时钟频率超过50mhz
–采用了上升/下降时间少于5ns的器件
–数字/模拟混合电路
*逻辑器件的上升/下降时间和布线长度限制上升/下 主要谐波频谱分布 最大传输线最大传输
降时间 tr分量 f2=1/fmax=10*距离(微带)线距离(微带线)πtr f2
74hc 13-15ns 24mhz 240 mhz 117cm 91cm
74ls 9.5ns 34 mhz 340mhz 85.5cm 66.5cm
74h 4-6ns 80 mhz 800mhz 35 28
74s 3-4ns 106 mhz 1.1ghz 27 21
74hct 5-15ns 64 mhz 640mhz 45 34
74als 2-10ns 160 mhz 1.6ghz 18 13
74fct 2-5ns 160 mhz 1.6ghz 18 13
74f 1.5ns 212 mhz 2.1ghz 12.5 10.5
ecl12k 1.5ns 212 mhz 2.1ghz 12.5 10.5
ecl100k 0.75ns 424 mhz 4.2ghz 6 5
传统的pcb设计方法效率低:
原理图,传统的设计方法设计和输入布局、布线没有任何质量控制点,制作pcb每一步设计都是凭经验,发现问题就必须从头开始,功能、性能测试问题的查找非常困难.