传统的双通道抑制背景噪声是利用两个接收通道同时接收含有背景噪声的目标信号和背景噪声信号,然后通过加法器或减法器尽可能抑制噪声信号。这种方法虽然在一定程度上达到抑制背景噪声的目的,但是,为了保证两个通道所接收的信号具有较好的相关性,需在每次消噪之前对系统中的某些参数进行适当调整,使用很不方便;此外,该方法虽然可以抑制背景噪声中的固定干扰,但对随机噪声却无能为力。由于采用模拟方式抑制背景噪声,电路中采用的元件必然会给系统引人噪声,当目标信号非常微弱时,元件引入的噪声将严重影响目标信号的提取,甚至淹没目标信号。 随着数字信号处理器dsp的快速发展,dsp的处理能力和处理速度日益强大。针对微弱目标信号提取过程中背景噪声(包括随机噪声和固定干扰)的特点,通过选用合适的dsp处理器以及相应的外围电路,利用双通道接收技术以及适当的数字信号处理算法,可有效抑制背景噪声和干扰。
2双通道数字去噪声系统
双通道数字去噪声系统利用两个接收通道同时接收含有背景噪声的目标信号和背景噪声信号,经过a/d转换器转换成数字信号,再输入高性能浮点dsp,通过适当的数字信号处理算法抑制背景噪声中的随机噪声和固定干扰,最终从相对强大的背景噪声中提取出微弱的目标信号。
双通道数字去噪声系统由a/d转换器、数字信号处理模块、控制模块和主控计算机等部分组成,如图1所示。
2.1 tms320c6713简介
dsp作为双通道数字去噪系统的核心元件,根据系统中数字信号处理特点,采用美国德州仪器公司(ti)的6713系列的tms320c6713bgdp225。其主频为225 mhz,主要特点如下:
dsp内核采用超长指令字(vliw)体系结构,8个功能单元共用32个32 bit通用寄存器,最多可在一个周期内同时执行8条32位指令,从而提高程序的执行速度;
具有32 bit外部存储器接口(emif),外部存储器可寻址空间达52 mb。可与sdram、sbram实现无缝连接,用于大容量高速存储。直接异步存储器接口可与sram、eprom连接,用于小容量数据存储和程序存储;
具有16个独立的edma传输通道,在cpu不干预的情况下,支持多路数据的独立快速传输;
具有两个支持全双工通信的多通道缓冲串口mcbsp。
2.2接口设计与实现
系统中,主控计算机通过rs232串口将控制命令发送到数字信号处理器(dsp),dsp根据控制命令接收a/d转换后的数据,经过数字滤波、数字累加、自适应滤波等数字信号处理,最终将处理结果通过usb接口输出到主控计算机。由此可见,dsp分别与a/d转换器、usb以及rs232串口之间的接口设计在整个双通道数字去噪声系统中尤为重要。
2.2.1与a/d转换器的接口实现
md转换器采用美国德州仪器公司(ti)的ths1206的12位a/d转换器,采样速率达6 ms/s,最多可支持4路模拟信号输入,其内部集成一个fifo,这样减少了a/d转换器和dsp处理器之间的缓冲存储器。ths1206 a/d转换器同dsp的接口电路图如图2所示。
ths1206采样前,tms320c6713通过向ths1206的特殊寄存器(地址为0xa000 0000)写入特殊的命令控制字实现对ths1206的复位、清零fifo以及输入通道设置等初始化操作。在完成设备初始化后,启动tms320c6713的定时器timer0,ths1206按照timer0设定的时钟开始采样背景噪声信号和包含背景噪声的目标信号。当ths1206的fifo为满时,ths1206产生一个中断信号触发tms320c6713的外部中断ext_int7,从而启动tms320c6713的第7个edma传输通道,将a/d转换器的转换结果传输到tms320c6713的cpu中进行数字信号处理。
2.2.2与usb的接口实现
为避免系统工作时主控计算机的控制命令同dsp处理结果在传输过程中发生冲突,保证dsp处理结果的传输速率满足系统要求,dsp与主控计算机之间采用基于usb2.0接口的数据传输,接口器件采用cypress公司的cy7c68001,配以cypress公司的cy37064p100 cpld进行逻辑控制,其接口原理图如图3所示。tms320c6713和cy7c68001之间的地址信号定义如表1所示。
2.2.3与rs232串口的接口实现
利用tms320c6713的多通道缓冲串口mobsp,主控计算机的开始采样、停止采样、自检等控制命令通过主控计算机的rs232











