altera 公司推出支持rapidio® 2.1 规范的知识产权 (ip) 内核。altera 的串行 rapidio ip 内核可支持多达四条通道,每条通道速率为 5.0 gbaud,从而满足了无线市场日益增长的带宽和可靠性需求。该 ip 内核专门针对拥有多个嵌入式收发器的 stratix® iv fpga 而优化,并得到了quartus® ii 软件 v9.1 的支持。
rapidio 2.1 规范在许多应用中均可实现高达 20 gbaud 速率的高性能,其中包括新一代无线基站、高性能系统和 dsp 阵列 (farm)。rapidio 2.1规范支持基于 altera 全套串行 rapidio 解决方案,其包括一个后向兼容 rapidio 1.3 规范的终端 ip 内核、参考设计、应用手册、测试平台,以及一些领先的数字信号处理器和开关厂商的互操作性报告。该串行 rapidio ip 内核已获得 rapidio 商会总线功能模型的质量认可,同时还获得了 altera 40-nm stratix iv gx 及 stratix iv gt fpga 和 hardcopy® iv gx asic 的支持。
价格和供货信息
串行 rapidio ip 解决方案是 altera megacore® ip 库的一部分,下载并安装quartus ii 软件 v9.1 后即可用于评估。如欲下载套装 quartus ii 软件和 megacore ip 库,请访问下载中心。如欲了解串行 rapidio ip 内核的授权和价格信息,请与您当地的 altera 销售代表联系。有关 altera 串行 rapidio 解决方案的更多详情,请访问 rapidio megacore function。











