半导体设计与验证软件领先提供商 synplicity 公司,与可编程解决方案世界领先提供商赛灵思公司,日前宣布成立超大容量时序收敛联合工作小组。来自两家公司的工程团队将协作定义和实现新的设计流程,以最大程度地提高下一代 65 纳米 (nm) fpga 超高密度设计的结果质量和设计生产率。
赛灵思公司今天独立推出业界第一款 65-nm virtex™-5 fpga 系列,包括多达 330,000 个逻辑单元、10-mb 片上存储器、1,200 个 i/o和大量附加在新型 virtex-5 lx 平台的硬化知识产权 (ip) 块。未来平台将增加更大的密度点和能力,以进一步扩展高级 fpga 架构在广泛应用领域的应用范围。synplicity 与赛灵思将在它们对这些 65-nm 器件已有支持的基础上,开发下一代设计自动化解决方案,使系统设计师能够充分利用其容量和性能优势,同时实现快速时序收敛。
“把我们两家公司之间的合作关系推进到另一个层次,我们感到非常高兴,”赛灵思公司设计软件部副总裁 bruce talley 说。“synplicity 团队在使用 synplify pro 和 synplify premier 物理综合工具等产品进行高性能复杂 fpga 设计方面,具有丰富经验和创新纪录。这个联合工作小组提供了机会让我们的开发机构之间能更好地发挥工程专长和创造性。”
“赛灵思凭借其 65-nm virtex-5 fpga 产品线取得新的突破,”synplicity 公司首席技术官 ken mcelvain 说。“这些平台要求使用经过优化的工具,以解决因前所未有的性能和能力水平而引发的时序收敛问题。该工作小组的建立旨在帮助我们的共同客户能够以最快、最高效的方式,在他们的系统中应用 virtex-5 超大容量器件。”
超大容量工作小组
超大容量工作小组最初将专注于显着提升总体结果质量和运行时间,并确保对设计进行小修改时的稳定性。最终,设计者将实现接近按钮式的超大容量设计优点,和一天之内完成多次设计迭代的能力。
考虑到这些超大容量器件所支持的宽广应用范围,工作小组将提供针对独特设计目标而优化的多种设计流程和工具。该联合工作小组希望在 2007 年上半年推出这些工具和设计流程中的第一个产品。