基于FPGA的直接数字频率合成器的设计和实现

摘要:介绍了利用altera的fpga器件(acex ep1k50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。

  关键词:直接数字频率合成(dds) 现场可编程门阵列(fpga)

  直接数字频率合成(direct digital fraquency synthesis,即ddfs,一般简称dds)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。

  目前各大芯片制造厂商都相继推出采用先进cmos工艺生产的高性能和多功能的dds芯片(其中应用较为广泛的是ad公司的ad985x系列),为电路设计者提供了多种选择。然而在某些场合,专用的dds芯片在控制方式、置频速率等方面与系统的要求差距很大,这时如果用高性能的fpga器件设计符合自己需要的dds电路就是一个很好的解决方法。

  acex 1k是altera公司着眼于通信、音频处理及类似场合的应用而推出的fpga器件芯片系列,总的来看将会逐步取代flex 10k系列,成为首选的中规模器件产品。它具有如下特点:

  (1)acex 1k采用查找表(lut)和eab(嵌入式阵列块)相结合的结构,特别适用于实现复杂逻辑功能存储器功能,例如通信中应用的数字信号处理、多通道数据处理、数据传递和微控制等。

  (2)典型门数为1万到10万门,有多达49152位的ram(每个eab有4096位ram)。

  (3)器件内核采用2.5v电压,功耗低,能够提供高达250mhz的双向i/o功能,完全支持33mhz和66mhz的pci局部总线标准。

  (4)具有快速连续式延时可预测的快速通道互连(fast track);具有实现快速加法器、计数器、乘法器和比较器等算术功能的专用进位链和实现高速多扇入逻辑功能的专用级连接。

  acex ep1k50具有典型门数50000门,逻辑单元2880个,嵌入系统块10个,完全符合单片实现dds电路的要求。因此采用它设计dds电路,设计工具为altera的下一代设计工具quartus软件。

  1 dds电路工作原理

  图1所示是一个基于的dds电路的工作原理框图。

  dds的工作原理是以数控振荡器的方式产生频率、相位可控制的正弦波。电路一般包括基准时钟、频率累加器、相位累加器、幅度/相位转换电路、d/a转换器和低通滤波器(lpf)。频率累加器对输入信号进行累加运算,产生频率控制数据x(frequency data或相位步进量)。相位累加器由n位全加器和n位累加寄存器级联而成,对代表频率的2进制码进行累加运算,是典型的反馈电路,产生累加结果y。幅度/相位转换电路实质上是一个波形寄存器,以供查表使用。读出的数据送入d/a转换器和低通滤波器。

  具体工作过程如下:

  每来一个时钟脉冲fclk,n位加法器将频率控制数据x与累加寄存器输出的累加相位数据相加,把相加后的结果y送至累加寄存器的输入端。累加寄存器一方面将在上一时钟周期作用后所产生的新的相位数据反馈到加法器的输入端,以使加法器在下一时钟的作用下继续与频率控制数据x相加;另一方面将这个值作为取样地址值送入幅度/相位转换电路(即图1中的波形存储器),幅度/相位转换电路根据这个地址输出相应的波形数据。最后经d/a转换器和低通滤波器将波形数据转换成所需要的模拟波形。

  相位累加器在基准时钟的作用下,进行线性相位累加,当相位累加器加满量时就会产生一次溢出,这样就完成了一个周期,这个周期也就是dds信号的一频率周期。

  dds输出信号的频率由下式给定:

  fout=(x/y) ×fclk

  假定基准时钟为70mhz,累加器为16位,则y=2 16=65536

  fclk=70mhz

  再假定x=4096,则

  fout=(4096/6553

  • 基于FPGA的直接数字频率合成器的设计和实现已关闭评论
    A+
发布日期:2019年07月02日  所属分类:参考设计