具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器

摘要

本文介绍仅需0 dBm LO驱动的宽带3 GHz至20 GHz SiGe无源混频器。新巴伦结构是实现宽RF带宽的关键创新。针对IF频段应用也采用相同的巴伦拓扑,支持300 MHz至9 GHz的宽IF。 该高性能双平衡混频器可用于上变频或下变频。该混频器采用2 mm × 3 mm、12引脚小型QFN封装,提供23 dBm IIP3和14 dBm P1dB。采用3.3 V电源供电时,混频器功耗为132 mA。

简介

W宽带混频器广泛应用于多功能无线收发器、微波收发器、微波回程、雷达和测试设备。宽带混频器使得在具有各种无线电参数的动态可编程性的无线电架构中使用单个混频器成为可能。

已经证明,CMOS和BiCMOS等先进硅技术能够在相对窄带应用中实现高性能混频器。因此宽带混频器最期待的实现方式是使用集总元件或其他兼容IC制造技术和几何形状的结构制成。平衡 混频器是首选拓扑结构,因为与非平衡混频器相比,它们在线性、噪声系数和端口到端口隔离方面具有更好的整体性能。巴伦是单平衡混频器和双平衡混频器中用于在平衡和非平衡配置 之间转换RF、LO和IF信号的关键组件。能够在标准IC铸造工艺中集成巴伦至关重要,这样才能生产出宽带集成混频器。

本文介绍一种可以在硅、GaAs或任何其他集成过程中轻松实现的创新巴伦结构。这种巴伦拓扑的带宽比传统巴伦结构更宽。在0.18 µm SiGe BiCMOS工艺中,使用宽带巴伦设计一款3 GHz至20 GHz高性能混频器。

宽带巴伦

混频器最重要的性能参数包括转换增益、线性度、噪声系数和工作带宽。集成混频器中使用的巴伦对所有这些混频器的性能都有重大影响。集成巴伦的关键性能包括工作频率范围、插入 损耗、幅度/相位平衡、共模抑制比(CMRR)和物理尺寸。

集成电路应用中的两种常见巴伦结构是传统平面变压器巴伦1,2 和 Marchand巴伦。3,4 这两种巴伦在窄带应用中都有良好的性能。平面变压器巴伦由两个紧密耦合的变压器组成。电感的自感和谐振频率是带宽的两个主要限制因素。自感限制低频端的带宽,非平衡和平衡终端的寄生电容和不对称终端限制高频端的带宽。Marchand巴伦由四条四分之一波长传输线组成,通常需要在芯片上占用大量空间。在集成电路中利用交错变压器布局,演示了微型Marchand巴伦。每条线段的电气长度要求限制了Marchand巴伦的带宽。当电气长度偏离所需的四分之一波长时,振幅和相位平衡就会降低。通常,设计良好的变压器巴伦或Marchand巴伦可以覆盖3×至4×最大-最小频率比的频率范围,且性能合理。

众所周知,Ruthroff巴伦具有非常宽的带宽5,6,7 ,许多分立元件产品都是基于Ruthroff结构开发。但是,还没有发现对微波集成电路应用类似结构。

图1a显示了一个Ruthroff型宽带巴伦原理图,可使用三个电感在平面半导体工艺中轻松构建。一个布局示例如图1b所示。在该布局中,只需要两个金属层,一个厚金属层用于三个低损耗电 感,一个地下通道金属层用于连接。当有额外的厚金属层可用时,L1和L3可以垂直耦合,这样尺寸就会更小,它们之间的磁性耦合也可能会更好。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(a). Schematic
具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(b). Layout

图1a显示了一个Ruthroff型宽带巴伦原理图,可使用三个电感在平面半导体工艺中轻松构建。一个布局示例如图1b所示。在该布局中,只需要两个金属层,一个厚金属层用于三个低损耗电 感,一个地下通道金属层用于连接。当有额外的厚金属层可用时,L1和L3可以垂直耦合,这样尺寸就会更小,它们之间的磁性耦合也可能会更好。

宽带特性得益于结构简单,这会导致寄生电容更少。单端信号由L1和L2分压得到。因此,巴伦的正端口正好是同相位单端信号电压的一半。由于L1和L3之间的负耦合,巴伦的负端口是具 有180°相移的单端信号电压的一半。

在非常宽的带宽上可以实现出色的振幅和相位平衡。图2显示了宽带巴伦配置的仿真性能。振幅不平衡是S21和S31之间的差,相位误差是S21和S31与期望的180°之间的相位差。建议的巴伦 具有非常好的振幅平衡,以及3 GHz到20 Ghz之间接近180°的相位差。在平衡混频器和推挽放大器等许多应用中使用巴伦时,共模抑制非常重要。图5b所示的仿真结果表明,3电感巴伦在3 GHz到20 GHz范围内的CMRR优于20dB。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(a). Amplitude Imbalance and Phase Error
具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(b). Insertion Loss and CMRR

与变压器巴伦拓扑结构一样,3电感巴伦的带宽也受低频端电感和高频端寄生电容的限制。当电感较低时,负载阻抗对端口3的L1和L2之间的分压和端口2的转换电压影响较大。虽然在低频 范围内振幅平衡和相位差仍然可以接受,但插入损耗增大。因此,较低的终端阻抗或较高的电感将有利于低频性能。在高频端,L1和L2之间的寄生电容会降低变压器的性能,导致较大的相位误差。精心布局并考虑降低寄生电容可以扩大巴伦的高频工作范围。

集成巴伦的物理尺寸限制了低端带宽。为了探索建议的巴伦结构在低频应用中的可行性,设计了一款0.5 GHz到6 GHz的巴伦,并与基于变压器的传统巴伦进行了对比,性能如图3所示。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(a). Phase Performance
具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(b). Amplitude Balance

集成宽带RF/微波混频器

宽带双平衡无源混频器设计采用Jazz的SiGe 0.18 µm工艺和3电感巴伦配置。混频器的RF、IF和LO端口为50 Ω单端端口,并在RF和IF端口集成巴伦。集成的RF巴伦经过优化,可覆盖3 GHz至20 GHzRF频率范围。集成的IF巴伦经过优化,可覆盖500 MHz至9 GHz的极宽频率范围。单端LO信号通过有源放大器电路在内部转换为差分信号以减小芯片尺寸。使用高速NPN的两级宽带放大器向无源混频器的MOSFET栅极提供足够的信号电压摆幅,且在1 GHz至20 GHz频率范围内只有0 dBm输入功率。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
图4. 宽带双平衡无源混频器。

该混频器采用2 mm × 3 mm QFN小型封装,并使用铜柱倒装芯片进行互连。铜柱连接的附加寄生电容很低,可保持硅的宽带性能。该混频器采用3.3 V偏置电源,室温下的功耗为132 mA。测得的转换损耗和IIP3性能如图 5.8 所示。混频器的RF、LO和IF端口在其宽工作频率范围内匹配良好。图6显示这些端口的回波损耗。应该注意的是,RF回波损耗取决于IF端口阻抗,图6a中的结果是使用0.9 GHz的IF频率测得。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(a). Conversion Loss and IIP3 vs. RF
具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(b). Conversion Loss and IIP3 vs. IF
具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(a). RF and LO Port Return Loss
具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器
(b). IF Port Return Loss

与市场上的宽带混频器(如表1中所示)相比,使用3电感巴伦设计的混频器可同时实现RF和IF范围的最宽带宽。它具有最低的LO功耗和最高的集成级别。整体性能优于任何已报道的产品或发布的宽带混频器产品。

主要规格该混频器HMC 144LC4HMC 663LC3SIM-193H+
技术SiGeGaAsGaAsHybrid
RF (GHz)3 至 206 至 207 至 127.3 至 19
IF (GHz)0.5 至 9DC 至 3DC 至 4DC 至 7.5
LO 输入功率(dBm)0172117
转换损耗 (dB)910.287.6
IIP3 (dBm)23233019
噪声系数 (dB)910.5107.6
输入 P1dB (dBm)14152014
LO RF 泄露 (dBm)–30–10–20–11
封装 (mm × mm)2 × 34 × 43 × 35.1 × 4.6

结论

本文介绍了一种适合现代半导体工艺平面实施方案的Ruthroff型宽带巴伦结构。设计了一款使用宽带巴伦的高性能双平衡混频器并对其进行了性能测量。

参考电路

1 Alberto Costantini, Ben Lawrence, Simon Mahon, James Harvey, Gerry McCulloch 和 Alexandre Bessemoulin。 “宽带有源和无源巴伦电路:现代毫米波无线电架构的功能模块。” 2006欧洲微波集成电路会议,2006年9月。

2 Tin Hao Chen, Kai Chang, Hongmei Wang, G. Samuel Dow, Lu Liu, Stacey Bui 和 Tzer Shen Lin。 ““宽带单芯片无源巴伦和单芯片双平衡混频器。” IEEE Transactions on Microwave Theory and Techniques,第39卷,第12期,1991年12月。

3 Chien-Hsiang Huang, Chien-Hsun Chen 和 Tzyy-Sheng Horng。 “使用物理变压器模型的集成平面Marchand巴伦设计。”2009亚太微波会议,2009年12月。

4 Sheng-Che Tseng, Chinchun Meng, Chia-Hung Chang, Chih-Kai Wu 和 Guo-Wei Huang。 “具有使用标准硅IC工艺制成的集成 Marchand 巴伦的单芯片宽带Gilbert微混频器。”。” IEEE Transactions on Microwave Theory and Techniques,第54卷,第12期,2006年12月。

5 Clyde Ruthroff。 “一些宽带变压器。” 《IRE论文集》, 第47卷,1959年8月。

6 Richard H. Turrin。 “宽带巴伦变压器的应用。”QST,1969年4月。

7 Shi-Lang Yang, Dhiren Bhatt 和 Wei-Ping Zheng。 美国专利US6133525。2000年10月。

8 LTC5553数据手册。ADI公司,2017年 Xudong Wang, William Beckwith 和 Thomas Schiltz。 美国专利 US9312815。 2016年4月。

作者

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器

Xudong Wang

Xudong Wang是位于美国科罗拉多州斯普林斯市的ADI公司的RF/微波设计工程师。他拥有西北工业大学博士学位以及29年的RF/微波设计经验。他在期刊和会议论文集上发表了50多篇技术论文。Xudong拥有12项美国及国际专利。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器

Bill Beckwith

Bill Beckwith是位于美国科罗拉多斯普林斯市的ADI公司的高级RFIC设计师,自2017年起主要侧重于微波和毫米波放大器和开关的设计工作。他之前在凌力尔特公司工作,负责高性能SiGe和CMOS混频器的设计工作。在此之前,他曾就职于摩托罗拉公司,负责设计GaAs RF开关、混频器、放大器和宽带无源元件。他于1984年获得佐治亚理工学院电气工程学士学位,1990年获得亚利桑那州立大学电气工程硕士学位。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器

Thomas Schiltz

Tom Schiltz是位于美国科罗拉多州斯普林斯市的ADI公司的RFIC设计经理。Tom分别持有内布拉斯加大学和亚利桑那州立大学的电子工程学士学位和电子工程硕士学位。他拥有32年的RF/微波设计经验,领域涉及深空应答器和蜂窝收发器。他还在IEEE的ISSCC RF和微波小组委员会任职七年。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器

Weston Sapia

Weston Sapia是位于美国科罗拉多州斯普林斯市的ADI公司的高级RF应用工程师。最初,他在凌力尔特公司工作,负责所有的RF混频器产品。自加入ADI公司后,他主要负责未来毫米波成像产品。2010年,Weston毕业于圣路易斯奥比斯波的加州理工州立大学,获得电气工程学士学位。主要从事模拟和RF产品工作。

具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器

Michael Bagwell

Michael Bagwell在位于美国科罗拉多州斯普林斯市的ADI公司担任RFIC设计工程师。他持有亚特兰大佐治亚理工学院的电子和计算机工程硕士学位,专攻RF和模拟设计。他拥有超过20年的半导体行业从业经验,负责设计LNA、混频器、VCO、低相位噪声放大器和用于Bluetooth®、WLAN、GSM/ Edge/WCDMA收发器和其他无线通信系统的可编程基带放大器以及校准电路和其他支持设计。

  • 具有0 dBm LO驱动的宽带3 GHz至20 GHz高性能集成混频器已关闭评论
    A+
发布日期:2020年07月11日  所属分类:技术文库