存储器EM原理图

存储器EM原理图


存储器EM原理图


 存储器EM的地址可以选择由PC或MAR提供。当读取EM中的指令时,其地址由PC提供;当读取EM中的操作数时,其地址由MAR提供。


5、实验内容与步骤
  (1)、按照表2-12连线。


               表 2-12      存储器EM实验连线表 
连接 信号孔 接入孔 作用 有效电平
1 J2座 J3座 将K23-K16接入DBUS[7:0] 
2 IREN K6 IR, uPC写允许 低电平有效
3 PCOE K5 PC输出地址 低电平有效
4 MAROE K4 MAR输出地址 低电平有效
5 MAREN K3 MAR写允许 低电平有效
6 EMEN K2 存储器与数据总线相连 低电平有效
7 EMRD K1 存储器读允许 低电平有效
8 EMWR K0 存储器写允许 低电平有效
9 PCCK CLOCK PC工作脉冲 上升沿打入
10 MARCK CLOCK MAR工作脉冲 上升沿打入
11 EMCK  CLOCK 写脉冲 上升沿打入
12 IRCK CLOCK IR, uPC工作脉冲 上升沿打入

  • 存储器EM原理图已关闭评论
    A+
发布日期:2019年07月14日  所属分类:参考设计