vmetro公司面向xilinx的virtex-ii pro fpga推出串行fpdp核,适用于基于fpdp接口的信号处理、高速数据记录、实时图像和测试系统。该产品作为ip,完全兼容ansi 17.1-2003,采用匹配的主fpga卡,可建立点对点数据率为1.0625gbps、2.125gbps或2.5gbps的fpga rocket i/o数据链接。若配备光纤收发器,该串行fpdp数据链接可长达10km。
该fpdp核支持所有的工作模式,包括单向链接、带有数据流控制的双向链接、复制模式及循环复制模式,因而可允许多端点同时记录和处理原始数据。该内核仅占用fpga内部很小的资源,例如,仅为xc2vp70的1%,即使一个器件中同时有几个fpdp核,仍可留有大部分fpga资源用于其它电路。
该串行pfdp ip核采用edif格式,适用于仿真,支持vmetro fpga产品,如pmc-fpga03/03f、vpf1和3cpf1系列;或非vmetro fpga产品。







