2.4GHz频段的射频信号发生器设计

在现代无线通信系统中,对大容量、高速数据的无线传输提出越来越高的要求,许多厂商也推出基于802.11系列协议的射频ic,并且无线路由 器、蓝牙等技术的广泛应用,对2.4ghz频段的使用需求日益增多,但是除部分高端信号发生器具有2.4ghz频段的信号产生,大多数普通信号发生器均未 涉及2.4ghz频段,开发涉及一种基于2.4ghz频段的射频信号发生器以满足科研及教学仪器使用的需要。本文正是基于这一点,设计成本低、性能可靠的2.4ghz频段的射频信号发生器。

系统方案

系统方案以仪器面板上的人机控制设定所要操作的工作频率和基带调制方式,经由fpga进行直接控制生成4种基本调制模式,即qpsk、 16/64-qam、gmsk、fsk,并将基带i/q两路信号经由串并转换后送入ad9856将信号调制至70mhz的中频信号,然后通过上混频器 max2671混频至2450mhz的射频信号,然后将混频后的信号送入射频滤波器,再由可控增益放大器将信号输出。

2.4ghz频段的射频信号发生器框图如图1所示。

电路设计

信号调制电路

信号调制电路首先是fpga电路设计采用altera公司的ep1c20芯片,用vhdl编程实现由人机界面输出控制信息,然后将控制信息对应 所要产生的信号,将信号输出到ad9856。ad9856是adi公司的一款单片混合信号的12位积分数字上行转换器,采样速率为200msps,产生 80mhz的数字输出和80db窄带的无杂散信号动态范围。ad9856具有200mhz的内部时钟,集成带锁定指示器的4~20倍可编程时钟倍频器,提 供高精度的系统时钟,单端或者差分输入参考时钟,而且可以输出数据时钟;内部32位正交dds,可实现fsk调制功能;12位dds和dac和数据路径结 构,可接受复合i/q输入数据;32位频率控制字,采用与spi兼容的接口,用fpga控制可靠方便,串行时钟为10mhz;具有反转sinc功能,在 dac变换之前恢复出想得到的信号包络。利用ad9856产生调制信号的电路框

在fpga内进行编码调制,产生的i/q两路信号经由串并转换后送入ad9856 中,在ad9856内部有一个dds内核,通过fpga控制产生正交本振信号送入正交调制器,每路通过2级分别与i/q信号相乘之后相加,产生正交调制信 号,而具体的调制模式可以通过fpga的基带信号编码映射设计,最后通过12位dac变为正交调制的模拟差分信号输出,接着用耦合射频变压器将输出的差分 信号转换为单端信号,经由70mhz的saw滤波器滤波,最后选用中频放大器进行信号放大,就可送入混频器进行混频了。

混频器电路

混频电路对2.4ghz频段的实现极为重要,主要完成将70m中频信号调制到2.4ghz射频,要求混频电路的频带抑制型,这里选用maxim 公司的专用2.4ghz频段的max2671混频芯片。max2671允许中频输入频率在40mhz到500mhz之间,射频输出频率在2.4ghz到 2.5ghz之间。采用单端信号,内部集成了一个单通道的乘法器,在2450mhz的射频信号混频输出时,具有8.9db的增益,因此,本振信号在 -10dbm到+5dbm之间均可。在输入输出匹配时,只需要很少的外围器件

射频本振信号电路设计

在信号发生器设计中,要将70mhz的中频信号混频至2450mhz的ism频段的射频信号,需要产生射频本振信号,频率为2380mhz。本 振信号电路采用pll+vco的锁相环路提供本振信号,具有精度和稳定度高、频率可变等优点,方便在以后频率资源调整或扩展。本振信号的频率稳定度很重 要,这部分设计以集成电路为核心,采用adi公司的频率合成器adf4113和maxim公司的压控振荡器max2750

为控制频率合成器通过fpga模拟3线串行接口信号时序来控制锁相环频率合成器adf4113,根据adf4113内部完成参考晶振的频率和压 控振荡器(vco)的频率(经除n分频 器)相位差的比较,并转换成相对应的线性电压输出,经低通滤波器(lpf)虑除高频干扰后,获得一较为稳定的电压,控制vco的振荡频率输出,从而获得所 需要的2380mhz本振信号。http://ywz168.51dzw.com/

  • 2.4GHz频段的射频信号发生器设计已关闭评论
    A+
发布日期:2019年07月02日  所属分类:参考设计