优先编码器74ls148引脚图管脚图内部功能表

在优先编码器电路中,允许同时输入两个以上编码信号。不过在设计优先编码器时,已经将所有的输入信号按优先顺序排了队。在同时存在两个或两个以上输入信号时,优先编码器只按优先级高的输入信号编码,优先级低的信号则不起作用。74148是一个八线-三线优先级编码器。

如图所示的是八线-三线编码器74148的惯用符号及管脚图引脚图。

优先编码器74ls148引脚图管脚图内部功能表

 

优先编码器74ls148引脚图管脚图内部功能表74148优先编码器为16脚的集成芯片,除电源脚VCC(16)和GND(8)外,其余输入、输出脚的作用和脚号如图中所标。其中I0—I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。

优先编码器74ls148引脚图管脚图内部功能表由74148真值表可列输出逻辑方程为:

优先编码器74ls148引脚图管脚图内部功能表A2 = (I4+I5+I6+I7)IE

优先编码器74ls148引脚图管脚图内部功能表A1 = (I2I4I5+I3I4I5+I6+7)·IE

优先编码器74ls148引脚图管脚图内部功能表A0 = (I1I2I4I6+I3I4I6+I5I6+I7)·IE

 

使能输出端OE的逻辑方程为:

 

优先编码器74ls148引脚图管脚图内部功能表OE =I0·I1·I2·I3·I4·I5·67·IE

优先编码器74ls148引脚图管脚图内部功能表当使能输入IE=1时,禁止编码、输出(反码): A2,A1,A0为全1。(如表5.1.2第一行所示。)

优先编码器74ls148引脚图管脚图内部功能表当使能输入IE=0时,允许编码,在I0~I7输入中,输入I7优先级最高,其余依次为:I6,I5,I4,I3,I2,I0,I0等级排列。

优先编码器74ls148引脚图管脚图内部功能表OE为使能输出端,它只在允许编码(IE=0), 而本片又没有编码输入时为0。如表5.1.2中第二行所示)。

 

 

扩展片优先编码输出端GS的逻辑方程为: 

 

优先编码器74ls148引脚图管脚图内部功能表GS = (I0+I1+I2+I3+I4+I5+I6+I7)·IE

优先编码器74ls148引脚图管脚图内部功能表GS为片优先编码输出端,它在允许编码(IE=0),且有编码输入信号时为0(如表5.1.2中第三至第十行);若允许编码而无编码输入信号时为1(如表5.1.2第二行);在不允许编码(IE=1)时,它也为1(如表5.1.2第一行)。

优先编码器74ls148引脚图管脚图内部功能表GS = 0表示“电路工作,而且有编码输入”  

 

74148优先编码器真值表?

优先编码器74ls148引脚图管脚图内部功能表

 

用两片74148优先编码器扩展为十六线-四线优先编码器的连线图

优先编码器74ls148引脚图管脚图内部功能表

更多编码器知识请访问http://www.elecfans.com/zhuanti/20111111242149.html

 

  • 优先编码器74ls148引脚图管脚图内部功能表已关闭评论
    A+
发布日期:2019年07月14日  所属分类:电子百科