意法半导体(st)一名官员日前透露,未来意法半导体的nomadik多媒体处理器平台上,将在单芯片上集成了多颗cpu、dsp以及子系统。
在设计自动化大会(design automation conference)上,意法半导体soc平台自动化总监pierre paulin表示,计划在nomadik处理器中集成将一个可配置的dsp内核阵列和多核cpu,使用45纳米工艺过程技术,预计在2008年面市。尽管并非意法nomadik开发组成员,但paulin为这个团队提供cad工具支持,他解释:“他们是我的客户。”
最初,意法在2004年开发出集成一颗单独arm核的nomadik处理器,并带有两个处理语音和视频子系统。根据paulin透露,nomadik开发组已经从单cpu架构向多cpu转移。同样,也把更多的子系统集成到nomadik处理器中。他表示,当前采用65纳米工艺过程会集成4个子系统。将在2008年开发6个子系统,在2010为8个子系统(32纳米工艺过程),并在2012年推出12个子系统的产品(22纳米)。
他补充到,通常每个子系统需要包括一个dsp内核、硬件加速器和dma data mover。在这种先进多核架构下,硬件加速器需要映射到可配置阵列上。











