四大厂商联合推出65纳米参考流程,提高使用CPF SoC的设计效率

cadence设计系统公司近日宣布基于65纳米通用功率格式(cpf)面向common platform技术的参考流程即日上市。该参考流程是cadence与common platform联盟之间长期合作的最新成果,该联盟的成员企业包括ibm、特许半导体制造和三星。

cadence与common platform技术合作伙伴紧密合作,开发65纳米流程。它基于cadence数字ic设计平台,包含encounter timing system和cpf,可加快低功耗系统级芯片(soc)设计的上市时间。

“cadence一直在与common platform技术制造商积极合作,开发这种参考流程,增强我们的65纳米设计相关产品阵容。”ibm全球工程解决方案半导体技术平台部门副总裁steve longoria说,“common platform技术成员公司与cadence的工程师一起合作,提供使用arm-metro库和cadence encounter平台的65纳米参考流程。其合作成果是为设计师带来一种强大的解决方案,用高级低功耗技术解决各种问题,例如移动设备和其它消费应用设备的电池续航时间和省电能力。”

这种rtl-to-gdsii参考流程建立于cadence encounter数字ic设计平台,能够实现更高的生产力,并提高芯片质量(qos)。该流程强调临界低功耗设计挑战,从芯片打样到功率、时序和面积优化,面向无线、有线和消费应用设备。

“与cadence合作是三星策略的重要部分,让整个设计链能够为我们的晶圆厂客户带来高级低功耗设计方法学。”三星asic及晶圆厂业务拓展、系统级lsi分部副总裁ben suh博士说,“这种低功耗参考流程面向65纳米lp工艺,能够为晶圆厂客户加快量产时间,为三星带来可用于生产的新设计。”

“我们意识到如今的客户需要有能够帮助他们解决功耗问题的解决方案,他们需要确保他们的解决方案有选择的余地。这一次,我们与cadence和我们的common platform合作伙伴紧密合作,提供一个能够加快从设计到芯片成型的时间,同时通过与common platform的合作策略为客户带来选购的灵活性。”chartered全球市场及平台合作部门副总裁kevin meyer说,“65纳米参考流程的推出,让chartered的客户能够获得一种创新的低功耗设计解决方案。”

该流程为encounter平台以及cadence logic design team solution加入了多种创新技术,包括配备全局合成技术的cadence encounter rtl complier、cadence soc encounter rtl-to-gdsii系统、cadence encounter test和cadence encounter conformal low-power。其它cadence组件包括voltagestorm?功率分析,以及encounter时序系统,使用有效的电流源模型(ecsm)让设计师缩短低功耗消费应用设备的量产时间。arm metro低功耗产品作为artisan?实体ip系列的一部分,也被应用到流程开发中。

“我们与common platform领先企业们在在设计链上的合作,使得基于cpf的cadence低功耗解决方案这样的新技术成为现实。”cadence产业联盟部高级副总裁jan willis说,“这套65纳米低功耗参考流程提供了集成的方法学,使客户能够基于cpf和common platform技术提供量产化的低功耗产品。”

供货情况

本套面向成品率的65纳米低功耗设计参考流程即日推出,可通过发送邮件至common_platform_65lp@cadence.com索取。本参考流程工具包包含了一份参考设计、文件和脚本用于运行该参考流程。

在线研讨会

2007年6月13日星期三太平洋标准时间下午4点,cadence、chartered、ibm和三星将会举办一场免费的在线研讨会,主题是在本参考流程中使用的高级低功耗设计技术。有关此次会议登记的详情,请访问:http://www.cadence.com/webinars/cdn_65nm_lowpower/index.aspx。

  • 四大厂商联合推出65纳米参考流程,提高使用CPF SoC的设计效率已关闭评论
    A+
发布日期:2019年07月04日  所属分类:新闻动态